TTL输入端悬空相当于高电平的原因TTL输入端悬空相当于高阻抗由图片里的公式可知输入端电压为高电平从原理图上看,如TTL与非门的输入端是NPN 三极管的发射极,三极管的基极有电阻接电源VCC, 当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大
高电平因为这时可以看作是输入端接了一个无穷大的电阻。TTL反相器的输入端悬空(R=无穷)时,输出必为低电平。也就是说,从输出端看过去,相当于输入了高电平信号,刚上电的时候,端口电压不稳定,为了让他稳定为高或低,就会用到上拉或下拉电阻。有些芯片内部集成了上拉电阻,所以外部就不用上拉电阻了。但是有一些开漏的,外部必须加上拉电阻。引脚悬空时候的高低
三极管的基极通过电阻和电源正连接,所以悬空时有电源电压通过电阻和PN结使输入为高电平电位。这是反相器的内部电路图,三极管只有饱和导通与可靠截止两个状态。输入端开路等效为高电平,输出是低电平。从末级三
ˇ^ˇ 因为悬空时相当于为高阻抗,电压不为零,此时故为1;接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0由三极管的阻抗特性可知,当输入端串联电阻时,会影响TTL电路的输入电压,当输入端串联电阻大于1kΩ时,即使串联电阻后接地,其输入端的电压相当于高电平,三极管是